Oferta de trabajo

Ingeniero/a de diseño de Hardware – Flujo ASIC

Redactarás especificaciones ASIC, diseñarás y verificarás RTL para IA/DSP e integrarás aceleradores en RISC-V con firmware embebido.

INTERA es una empresa que lleva al mercado proyectos de I+D en torno al IoT, proporcionando soluciones innovadoras de monitorización y gestión en tiempo real, y participando en proyectos colaborativos de I+D nacionales e internacionales de vanguardia en áreas como Energía, Salud y Computación.

Actualmente contamos con una excelente oportunidad para un/a ingeniero/a con experiencia y sólidas capacidades técnicas. Para la Unidad de Diseño de CI dedicada a Edge Computing, buscamos un perfil con los conocimientos necesarios para llevar nuestro código RTL a través de todo el proceso ASIC. El enfoque principal será la redacción de especificaciones, su revisión y la validación de las infraestructuras SoC para producir el diseño final del chip. Además, el puesto requiere diseño RTL.

Los aceleradores y coprocesadores integrados en el SoC están basados en arquitecturas RISC-V/ARM y orientados a aplicaciones de procesamiento digital de señal (DSP) y Inteligencia Artificial en dispositivos de ultra bajo consumo.

Funciones del puesto

La persona seleccionada participará en las siguientes actividades:

  • Redacción de especificaciones y coordinación con el equipo de backend para el diseño ASIC.
  • Diseño RTL, depuración y verificación mediante testbench (orientado a DSP e IA).
  • Integración de aceleradores hardware (interfaces mapeadas en memoria e instrucciones personalizadas) en sistemas RISC-V.
  • Desarrollo de firmware y drivers RISC-V (C embebido) para probar aceleradores hardware y periféricos.

Requisitos

  • Doctorado, grado o máster en Ingeniería, con especialización en Diseño Digital.
  • Conocimiento avanzado de al menos un lenguaje de descripción hardware, preferiblemente SystemVerilog.
  • Conocimiento y experiencia en el flujo de diseño digital ASIC: definición de especificaciones, verificación RTL, síntesis y estimación de potencia.
  • Buen conocimiento de arquitecturas modernas de CPU (preferiblemente RISC-V) y microarquitecturas.
  • Experiencia en C embebido para desarrollo de drivers y firmware.
  • Excelentes habilidades de comunicación oral y escrita, y fuerte capacidad de trabajo en equipo y colaboración.

Se valorará positivamente

  • Experiencia con herramientas de desarrollo open source: Linux, GitHub, Makefiles, Python, etc.
  • Experiencia en prototipado FPGA con herramientas y plataformas EDA como Xilinx/Altera o similares.
  • Conocimientos teóricos y/o prácticos en Inteligencia Artificial.
  • Experiencia con RTOS y Linux embebido.
  • Conocimientos teóricos y/o prácticos en UVM.

INTERA fomenta activamente un entorno que promueve y refuerza la igualdad de género, la diversidad y la inclusión en los procesos de selección, contratación, remuneración y promoción de su personal. Asimismo, la empresa equilibra el trabajo presencial y remoto de acuerdo con las necesidades personales y profesionales.

Cap arxiu adjuntatTipus arxiu acceptats pdf, doc, docx, odt. Mida màx arxiu 20 MB